ridm@nrct.go.th   ระบบคลังข้อมูลงานวิจัยไทย   รายการโปรดที่คุณเลือกไว้

เรียนรู้ภาษา Verilog เพื่อการออกแบบไมโครคอนโทรลเลอร์อย่างง่าย ตอนที่ 4

หน่วยงาน สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ

รายละเอียด

ชื่อเรื่อง : เรียนรู้ภาษา Verilog เพื่อการออกแบบไมโครคอนโทรลเลอร์อย่างง่าย ตอนที่ 4
นักวิจัย : ยุทธนา เจวจินดา , นิรันดร์ นิเวศไชยยันต์ , จันทิรา เจือกโว้น , Yutana Jewajinda
คำค้น : การออกแบบ , วงจรรวม , ศูนย์เทคโนโลยีอิเล็กทรอนิกส์และคอมพิวเตอร์แห่งชาติ , เวอร์ริล็อก (ภาษาบรรยายการทำงานของฮาร์ดแวร์)
หน่วยงาน : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ
ผู้ร่วมงาน : -
ปีพิมพ์ : 2547
อ้างอิง : http://www.nstda.or.th/thairesearch/node/13966
ที่มา : -
ความเชี่ยวชาญ : -
ความสัมพันธ์ : -
ขอบเขตของเนื้อหา : -
บทคัดย่อ/คำอธิบาย :

สำหรับบทความในตอนนี้ เราจะมาทำการออกแบบ Program counter (PC) โดยตัว PC ก็คือตัวชี้ address ของ Program Memory ซึ่งพื้นฐานก็คือวงจรนับ (Counter) นั้นเอง

บรรณานุกรม :
ยุทธนา เจวจินดา , นิรันดร์ นิเวศไชยยันต์ , จันทิรา เจือกโว้น , Yutana Jewajinda . (2547). เรียนรู้ภาษา Verilog เพื่อการออกแบบไมโครคอนโทรลเลอร์อย่างง่าย ตอนที่ 4.
    ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ.
ยุทธนา เจวจินดา , นิรันดร์ นิเวศไชยยันต์ , จันทิรา เจือกโว้น , Yutana Jewajinda . 2547. "เรียนรู้ภาษา Verilog เพื่อการออกแบบไมโครคอนโทรลเลอร์อย่างง่าย ตอนที่ 4".
    ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ.
ยุทธนา เจวจินดา , นิรันดร์ นิเวศไชยยันต์ , จันทิรา เจือกโว้น , Yutana Jewajinda . "เรียนรู้ภาษา Verilog เพื่อการออกแบบไมโครคอนโทรลเลอร์อย่างง่าย ตอนที่ 4."
    ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ, 2547. Print.
ยุทธนา เจวจินดา , นิรันดร์ นิเวศไชยยันต์ , จันทิรา เจือกโว้น , Yutana Jewajinda . เรียนรู้ภาษา Verilog เพื่อการออกแบบไมโครคอนโทรลเลอร์อย่างง่าย ตอนที่ 4. ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ; 2547.