| ชื่อเรื่อง | : | การออกแบบและสร้างวงจรรวมขนาดใหญ่สำหรับระบบประมวลผลสัญญาณแบบดิจิตอลที่ไม่ใช้ตัวคูณ ระยะที่ 2 |
| นักวิจัย | : | สวัสดิ์ ตันตระรัตน์ |
| คำค้น | : | การสร้างวงจรฟิลเตอร์ , ฟิลเตอร์ไร้ตัวคูณ , ศูนย์เทคโนโลยีอิเล็กทรอนิกส์และคอมพิวเตอร์แห่งชาติ , โครงสร้างที่แปรเปลี่ยนแบบคาบ |
| หน่วยงาน | : | สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ |
| ผู้ร่วมงาน | : | - |
| ปีพิมพ์ | : | 2542 |
| อ้างอิง | : | http://www.nstda.or.th/thairesearch/node/20023 |
| ที่มา | : | - |
| ความเชี่ยวชาญ | : | - |
| ความสัมพันธ์ | : | - |
| ขอบเขตของเนื้อหา | : | - |
| บทคัดย่อ/คำอธิบาย | : | วงจรฟิลเตอร์ ฟิลเตอร์แบงค์ (filter banks) และ multirate converters เป็นวงจรพื้นฐานที่ใช้ในระบบต่าง ๆ เช่น ระบบโทรคมนาคม และเครื่องมือวัดต่าง ๆ ภายในวงจรเหล่านี้จะมีหน่วยย่อยหลัก ๆ คือ ตัวคูณ ตัวบวก และตัวดีเลย์ (dtlay) วงจรที่ซ้บซ้อนที่สุดและเวลาทำงานที่นานที่สุดคือตัวคูณ นอกจากนี้การสร้างสงจรคูณลงใน วงจรรวมขนาดใหญ่มากก็มีความยุ่งยากและกินพื้นที่มากด้วย ดังนี้นการออกแบบวงจรพื้นฐานเหล่านี้โดยไม่ต้องใช้ตัวคูณจึงมีประโยชน์มาก โดยจะทำให้การผนวกวงจรเหล่านี้เข้าในวงจรรวมกระทำได้ง่ายขึ้น อีกทั่งอาจจะช่วยลดพื้นที่ที่ใช้และเพิ่มความเร็วของวงจรได้ด้วย ในช่วงเวลา 10-15 ปี ที่ผ่านมาไดด้มีการเสนอวงจรฟิลเตอร์ไร้ตัวคูณหลายรูปแบบ แต่ละรูปแบบก็มีข้อดี ข้อเสียแตกต่างกันออกไป วงจรเหล่านี้ได้รับการออกแบบในระดับสูง (เช่น ระดับ block diagram) แต่ยังขาดการสร้างจริงลงบนวงจรรวมขนาดใหญ่ ดังนั้นการเปรียบเทียบข้อดี เข้อเสียของวงจรรูปแบบต่าง ๆ จึงยังทำได้ไม่ชัดเจนมากนัก โครงการนี้จะนำวงจรรูปแบบเหล่านี้มาสร้างเป็นวงจรรวมเพื่อศึกษาข้อดีข้อเสียของเแต่ละรูปแบบโดยจะเน้นวงจรไร้ตัวคูณที่ใช้สัมประสิทธิ์ที่แปรเปลี่ยนเป็นคาบ (periodically time varying coefficeints) เนื่อง นอกจากนี้โครงการนี้เสนอที่จะศึกษาวิจัยการนำเอกโครงสร้างไร้ตัวคูณไปประยุกต์ใช้กับวงจรอื่นนอกเหนือจากฟิลเตอร์แบบพื้นฐาน ดังเช่น วงจรฟิลเตอร์แบบ adaptive ฟิลเตอร์แบงค์ multirate converter และ A/D converter โดยจะเน้นวงจรที่เหมาะสมต่อการนำไปสร้างบนวงจรรวมขนาดใหญ่โครงการนี้นอกจากจะได้มีการสร้างวงจรรวมขนาดใหญ่ที่เป็นพื้นฐานแล้ว ยังจะเป็นการสร้างบุคคลากรและฐานความรู้ทางด้านการออกแบบไมโครอิเล็กทรอนิกส์ ซึ่งคำนึงถึงและเชื่อมโยงการออกแบบระดับบน (คือ software หรือ block diagram) และการออกแบบระดับล่าง (คือ hardware หรือ การสร้างวงจรรวม) เข้าด้วยกัน ปัจจุบันผู้มีความรู้ระดับบนมักจะขาดความรู้ระดับล่างหรือกลับกัน บุคคลากรซึ่งมีความรู้ทั้งสอง สำหรับในระยะที่ 2 นี้จะทำวิจัยในเรื่องต่อไปนี้ 1. ทำ VLSI layout ของ PTV IIR filter ให้เสร็จ Layout นี้ได้กระทำไปประมาณ 90 % ในระยะที่ 1 ของโครงการ โดยที่ยังขาดภาค control และ memory ring. 2. ออกแบบและทำ VLSI layout ของ analog-to-digital converter ที่ใช้หลักการของ sigma-delta modulation 3. ศึกษาการออกแบบ periodically time -varying (PTV) IIR filter โดยใช้ radix ที่มีค่าสูงขึ้น ในระยะที่ 1 ของโครงการได้เริ่มศึกษาเรื่องนี้ไปแล้วเล็กน้อย 4. วิเคราะห์และออกแบบ Multiplier-free FIR/IIR filter โดยใช้ ROM และมีการ pipeline ในระยะที่ 1 ของโครงการได้เริ่มวิเคราะห์ในกรณีของ FIR ไปบ้าง แต่ยังไม่เสร็จ จึงวิเคราะห์ต่อในระยะที่ 2 หลักการเดียวกันนี้จะได้นำไปใช้กับ IIR filter ด้วย 5. ศึกษาและออกแบบ adder ที่มีความเร็วสูงขึ้นโดยให้มี Limited carrry และ carry-free propagation เนื่องจากความเร็วของ adder จะเป็นตัวกำหนดความเร็วของฟิลเตอร์ที่ไม่ใช้ตัวคูณ ดังนั้น adder ที่มีความเร็วสูงจึงเป็นหัวใจของการทำให้ฟิลเตอร์ไร้ตัวคูณมีความเร็วสูง |
| บรรณานุกรม | : |
สวัสดิ์ ตันตระรัตน์ . (2542). การออกแบบและสร้างวงจรรวมขนาดใหญ่สำหรับระบบประมวลผลสัญญาณแบบดิจิตอลที่ไม่ใช้ตัวคูณ ระยะที่ 2.
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ. สวัสดิ์ ตันตระรัตน์ . 2542. "การออกแบบและสร้างวงจรรวมขนาดใหญ่สำหรับระบบประมวลผลสัญญาณแบบดิจิตอลที่ไม่ใช้ตัวคูณ ระยะที่ 2".
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ. สวัสดิ์ ตันตระรัตน์ . "การออกแบบและสร้างวงจรรวมขนาดใหญ่สำหรับระบบประมวลผลสัญญาณแบบดิจิตอลที่ไม่ใช้ตัวคูณ ระยะที่ 2."
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ, 2542. Print. สวัสดิ์ ตันตระรัตน์ . การออกแบบและสร้างวงจรรวมขนาดใหญ่สำหรับระบบประมวลผลสัญญาณแบบดิจิตอลที่ไม่ใช้ตัวคูณ ระยะที่ 2. ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ; 2542.
|
