| ชื่อเรื่อง | : | IC Layout Certification Program v.3 |
| นักวิจัย | : | ธีรเชษฐ์ สูรพันธุ์ , อภิรดี ยอดเทียน , มานพ ธรรมสิริอนันต์ , ปรินันท์ วรรณสว่าง , Theerachet Soorapanth , Apiradee Yodtean , Manop Thamsirianun , Parinund Varnasavang |
| คำค้น | : | cadence tools , Design , Fabrication , IC , การผลิต , การออกแบบ , ผังภูมิวงจร , ศูนย์เทคโนโลยีอิเล็กทรอนิกส์และคอมพิวเตอร์แห่งชาติ , สาขาเทคโนโลยีสารสนเทศและนิเทศศาสตร์ , เครื่องมือคาเดนซ์ , ไอซี |
| หน่วยงาน | : | สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ |
| ผู้ร่วมงาน | : | - |
| ปีพิมพ์ | : | 2546 |
| อ้างอิง | : | http://www.nstda.or.th/thairesearch/node/7306 |
| ที่มา | : | - |
| ความเชี่ยวชาญ | : | - |
| ความสัมพันธ์ | : | - |
| ขอบเขตของเนื้อหา | : | - |
| บทคัดย่อ/คำอธิบาย | : | ตำราเล่มนี้เป็นเอกสารประกอบการบรรยายและคู่มือปฏิบัติการสำหรับโครงการอบรมการออกแบบผังภูมิวงจรรวม หลักสูตร IC Layout Certification ที่จัดโดยศูนย์พัฒนาธุรกิจออกแบบวงจรรวม เนคเทค สวทช. ตำราเล่มนี้เขียน เรียบเรียง และ บรรณาธิการโดยอภิรดี ยอดเทียน, ปรินันท์ วรรณสว่าง, ดร. ธีรเชษฐ์ สูรพันธุ์ และมานพ ธรรมศิริอนันต์ เอกสารประกอบการบรรยายมีทั้งสิ้น 10 บท เริ่มจากบทนำสู่ผังงานการออกแบบวงจรรวม, กระบวนการสร้างชิปวงจรรวม, อุปกรณ์สารกึ่งตัวนำและวงจรพื้นฐาน จากนั้นจึงนำไปสู่วงจรตรรกและเทคนิคการวางผังภูมิวงจร, การออกแบบและวางผังภูมิวงจรอนาล็อกแบบ full-custom, การสังเคราะห์วงจรดิจิตอล VLSI และการวางผังภูมิแบบ semi-custom โดยใช้การจัดวางและเชื่อมโยงเซลล์มาตรฐาน, และการบรรจุชิปวงจรรวม คู่มือปฏิบัติการประกอบด้วยแบบฝึกปฏิบัติการ 9 แบบ รวมทั้งโครงงานออกแบบวงจรเต็มชิปในขั้นสุดท้ายด้วย แบบฝึกปฏิบัติการจะดำเนินตามเอกสารประกอบการบรรยาย โดยเริ่มจากแบบฝึกง่ายๆไปจนถึงการออกแบบเต็มชิป เมื่อผ่านแบบฝึกปฏิบัติการนี้ ผู้เข้าอบรมได้เรียนรู้ทักษะการวางผังภูมิวงจรรวม และสร้างความคุ้นเคยกับโปรแกรมคอมพิวเตอร์ช่วยออกแบบ ระดับมาตรฐานอุตสาหกรรม ตำรานี้ใช้ประกอบการอบรมเพื่อการศึกษาเท่านั้น มิให้ใช้เพื่อจุดประสงค์เชิงพาณิชย์ โปรดอย่าจำหน่ายจ่ายแจกตำรานี้โดยไม่ได้รับอนุญาตจากศูนย์พัฒนาธุรกิจออกแบบวงจรรวมและเนคเทค This text is the reading materials and lab manuals for the IC Layout Certification Program, organized by Thailand IC Design Incubator (TIDI), National Electronics and Computer Technology Center (NECTEC), National Science and Technology Development Agency (NSTDA). It is written, compiled, and edited by Apiradee Yodthian, Parinand Varnasavang, and Manop Thamsirianunt. The reading materials consist of 10 chapters. It begins with introduction to IC design flow, IC fabrication process, and basic semiconductor devices and circuits. Then, it proceeds to cover logic circuits and layout techniques, analog circuit design and full-custom layout, digital VLSI circuit synthesis and semi-custom layout using standard-cell place and route, input/output pad design, and concludes with IC packaging technology. The lab manuals consist of 9 labs, including one final full-chip design project. The labs will follow the reading materials, from a simple layout exercise to a full-chip design. Going through the labs, students will learn layout skills and orient themselves with the industrial-standard CAD tools. The text is to be used in this training program only. Its use is limited to educational, not for commercial purposes. Please do not distribute this text without TIDI / NECTEC authorization. |
| บรรณานุกรม | : |
ธีรเชษฐ์ สูรพันธุ์ , อภิรดี ยอดเทียน , มานพ ธรรมสิริอนันต์ , ปรินันท์ วรรณสว่าง , Theerachet Soorapanth , Apiradee Yodtean , Manop Thamsirianun , Parinund Varnasavang . (2546). IC Layout Certification Program v.3.
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ. ธีรเชษฐ์ สูรพันธุ์ , อภิรดี ยอดเทียน , มานพ ธรรมสิริอนันต์ , ปรินันท์ วรรณสว่าง , Theerachet Soorapanth , Apiradee Yodtean , Manop Thamsirianun , Parinund Varnasavang . 2546. "IC Layout Certification Program v.3".
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ. ธีรเชษฐ์ สูรพันธุ์ , อภิรดี ยอดเทียน , มานพ ธรรมสิริอนันต์ , ปรินันท์ วรรณสว่าง , Theerachet Soorapanth , Apiradee Yodtean , Manop Thamsirianun , Parinund Varnasavang . "IC Layout Certification Program v.3."
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ, 2546. Print. ธีรเชษฐ์ สูรพันธุ์ , อภิรดี ยอดเทียน , มานพ ธรรมสิริอนันต์ , ปรินันท์ วรรณสว่าง , Theerachet Soorapanth , Apiradee Yodtean , Manop Thamsirianun , Parinund Varnasavang . IC Layout Certification Program v.3. ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ; 2546.
|
