| ชื่อเรื่อง | : | A compact, low-power and low-jitter dual-loop injection locked PLL using all-digital PVT calibration |
| นักวิจัย | : | Musa, Ahmed , Deng, Wei , Teerachot Siriburanon , Miyahara, Masaya , Okada, Kenichi , Matsuzawa, Akira |
| คำค้น | : | All-digital , CMOS , Dual-injection , FLL , Injection locking , Logic gates , Low jitter , Logic synthesis , Low phase noise , Low power , PLL , PVT calibration , Small area , Small spur , Synthesized |
| หน่วยงาน | : | สถาบันวิจัยและให้คำปรึกษาแห่ง มหาวิทยาลัยธรรมศาสตร์ |
| ผู้ร่วมงาน | : | - |
| ปีพิมพ์ | : | 2557 |
| อ้างอิง | : | IEEE journal of solid-state circuits. 49, 1 (2014) pp. 50-60 , 0018-9200 , http://dspace.library.tu.ac.th/handle/3517/7384 |
| ที่มา | : | - |
| ความเชี่ยวชาญ | : | - |
| ความสัมพันธ์ | : | - |
| ขอบเขตของเนื้อหา | : | - |
| บทคัดย่อ/คำอธิบาย | : | This paper presents a low-jitter, low-power and a small-area injection-locked all-digital PLL (IL-ADPLL). It consists of a dual-loop and a dual-VCO architecture in which one VCO (Replica) is placed in a TDC-less synthesizable ADFLL to provide continuous tracking of voltage and temperature variations. The other VCO (main) shares the control voltage with the replica VCO but is placed outside the loop and is injection-locked to lower its jitter and accurately set its frequency to the desired one. This approach avoids timing problems in the conventional ILPLL since the injection-locked VCO is placed outside the feedback loop. It also achieves a low power and a small area, due to the absence of a power hungry TDC and an area-consuming loop filter, while tracking any PVT variations. The IL-ADPLL is implemented in a 65 nm CMOS process and measurement results show that it achieves a 0.7ps RMS jitter at 1.2 GHz while having 1.6 mW and 0.97 mW power consumption with and without intermittent operation resulting in an FOM of –243 dB. It also consumes an area of only 0.022 mm² resulting in the best performance-area trade-off system presented up-to-date. [ABSTRACT FROM PUBLISHER] |
| บรรณานุกรม | : |
Musa, Ahmed , Deng, Wei , Teerachot Siriburanon , Miyahara, Masaya , Okada, Kenichi , Matsuzawa, Akira . (2557). A compact, low-power and low-jitter dual-loop injection locked PLL using all-digital PVT calibration.
กรุงเทพมหานคร : สถาบันวิจัยและให้คำปรึกษาแห่ง มหาวิทยาลัยธรรมศาสตร์ . Musa, Ahmed , Deng, Wei , Teerachot Siriburanon , Miyahara, Masaya , Okada, Kenichi , Matsuzawa, Akira . 2557. "A compact, low-power and low-jitter dual-loop injection locked PLL using all-digital PVT calibration".
กรุงเทพมหานคร : สถาบันวิจัยและให้คำปรึกษาแห่ง มหาวิทยาลัยธรรมศาสตร์ . Musa, Ahmed , Deng, Wei , Teerachot Siriburanon , Miyahara, Masaya , Okada, Kenichi , Matsuzawa, Akira . "A compact, low-power and low-jitter dual-loop injection locked PLL using all-digital PVT calibration."
กรุงเทพมหานคร : สถาบันวิจัยและให้คำปรึกษาแห่ง มหาวิทยาลัยธรรมศาสตร์ , 2557. Print. Musa, Ahmed , Deng, Wei , Teerachot Siriburanon , Miyahara, Masaya , Okada, Kenichi , Matsuzawa, Akira . A compact, low-power and low-jitter dual-loop injection locked PLL using all-digital PVT calibration. กรุงเทพมหานคร : สถาบันวิจัยและให้คำปรึกษาแห่ง มหาวิทยาลัยธรรมศาสตร์ ; 2557.
|
