ridm@nrct.go.th   ระบบคลังข้อมูลงานวิจัยไทย   รายการโปรดที่คุณเลือกไว้

A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS

หน่วยงาน Nanyang Technological University, Singapore

รายละเอียด

ชื่อเรื่อง : A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS
นักวิจัย : Mesgarani, A. , Fu, Haipeng , Yan, Mei , Tekin, A. , Yu, Hao , Ay, S. U.
คำค้น : DRNTU::Engineering::Electrical and electronic engineering::Computer hardware, software and systems.
หน่วยงาน : Nanyang Technological University, Singapore
ผู้ร่วมงาน : -
ปีพิมพ์ : 2556
อ้างอิง : Mesgarani, A., Fu, H.P., Yan, M., Tekin, A., Yu, H., & Ay, S. U. (2013). A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS. IEEE International Symposium on Circuits and Systems (ISCAS) 2013. , http://hdl.handle.net/10220/18235 , http://dx.doi.org/10.1109/ISCAS.2013.6572267
ที่มา : -
ความเชี่ยวชาญ : -
ความสัมพันธ์ : -
ขอบเขตของเนื้อหา : -
บทคัดย่อ/คำอธิบาย :

This paper presents a delay based pipeline (DBP) analog to digital converter (ADC) suitable for high speed and low power applications. Active sample and hold and residue amplifier used in conventional pipeline ADCs are replaced by an analog delay line. The analog delay line is implemented by time-interleaved sampling of the signal in each stage of the ADC. A novel multi-phase clock generator is introduced to generate ADC timing signals. A 5-bit, 1.25 GS/s DBP ADC is designed in 65nm CMOS process. Post-layout simulations confirm that the proposed ADC achieves a peak SNDR of 30.5dB while consuming 4.7mW from a single 1.2V power supply.

บรรณานุกรม :
Mesgarani, A. , Fu, Haipeng , Yan, Mei , Tekin, A. , Yu, Hao , Ay, S. U. . (2556). A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS.
    กรุงเทพมหานคร : Nanyang Technological University, Singapore.
Mesgarani, A. , Fu, Haipeng , Yan, Mei , Tekin, A. , Yu, Hao , Ay, S. U. . 2556. "A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS".
    กรุงเทพมหานคร : Nanyang Technological University, Singapore.
Mesgarani, A. , Fu, Haipeng , Yan, Mei , Tekin, A. , Yu, Hao , Ay, S. U. . "A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS."
    กรุงเทพมหานคร : Nanyang Technological University, Singapore, 2556. Print.
Mesgarani, A. , Fu, Haipeng , Yan, Mei , Tekin, A. , Yu, Hao , Ay, S. U. . A 5-Bit 1.25GS/S 4.7mW delay-based pipelined ADC in 65nm CMOS. กรุงเทพมหานคร : Nanyang Technological University, Singapore; 2556.