| ชื่อเรื่อง | : | การพัฒนาและออกแบบเครื่องควบคุมแบบลำดับที่โปรแกรมได้โดยใช้ FPGA |
| นักวิจัย | : | ยุทธนัย ผาสุข |
| คำค้น | : | PLC , FPGA |
| หน่วยงาน | : | ฐานข้อมูลวิทยานิพนธ์ไทย |
| ผู้ร่วมงาน | : | - |
| ปีพิมพ์ | : | 2545 |
| อ้างอิง | : | http://www.thaithesis.org/detail.php?id=1082545000800 |
| ที่มา | : | - |
| ความเชี่ยวชาญ | : | - |
| ความสัมพันธ์ | : | - |
| ขอบเขตของเนื้อหา | : | - |
| บทคัดย่อ/คำอธิบาย | : | วิทยานิพนธ์นี้นำเสนอการพัฒนาและออกแบบสร้างเครื่องควบคุมแบบลำดับที่โปรแกรมได้ ซึ่งเป็นเครื่องควบคุมกระบวนการหรือเครื่องจักรกลการผลิตอัตโนมัติที่ใช้กันอย่างแพร่หลายในปัจจุบันโดยใช้เทคโนโลยีของ FPGA สร้างส่วนประมวลผลที่ทำงานควบคุมอุปกรณ์ทางเข้าและออกตามโปรแกรมขั้นบันไดสังเคราะห์มาจากภาษา VHDL PLC ขนาดเล็กที่สร้างขึ้นมานี้มีขนาด 16 อินพุต 8 เอาต์พุต มีคำสั่งพื้นฐานและคำสั่งจัดการข้อมูลรวมกัน 23 คำสั่ง โดยมีความเร็วเฉลี่ยในการทำคำสั่งเพียง 0.372 ไมโครวินาที ซึ่งเร็วกว่า PLC ที่ใช้ไมโครโพรเซสเซอร์ทั่วไป จากการตรวจสอบคำสั่งที่ออกแบบพบว่าทำงานได้ถูกต้อง สามารถนำ PLC ที่ได้ไปใช้งานควบคุมในอุตสาหกรรมได้จริง สำหรับวิทยานิพนธ์นี้ได้มุ่งเน้นในการเพิ่มความเร็วของ PLC ลดขนาดของวงจร และอาศัยความสามารถของเทคโนโลยี FPGA ในการลดเวลาในการสร้างและพัฒนาเครื่องควบแบบลำดับที่โปรแกรมได้ต่อไป |
| บรรณานุกรม | : |
ยุทธนัย ผาสุข . (2545). การพัฒนาและออกแบบเครื่องควบคุมแบบลำดับที่โปรแกรมได้โดยใช้ FPGA.
กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย. ยุทธนัย ผาสุข . 2545. "การพัฒนาและออกแบบเครื่องควบคุมแบบลำดับที่โปรแกรมได้โดยใช้ FPGA".
กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย. ยุทธนัย ผาสุข . "การพัฒนาและออกแบบเครื่องควบคุมแบบลำดับที่โปรแกรมได้โดยใช้ FPGA."
กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย, 2545. Print. ยุทธนัย ผาสุข . การพัฒนาและออกแบบเครื่องควบคุมแบบลำดับที่โปรแกรมได้โดยใช้ FPGA. กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย; 2545.
|
