| ชื่อเรื่อง | : | โครงการการสร้างวงจรรวมขนาดใหญ่สำหรับ Cipher แบบสมมาตรโดยใช้เซลลูล่าร์ออร์โตเมต้า (ระยะที่ 1) |
| นักวิจัย | : | บรรลือ ศรีสุชินวงศ์ , Banlue Srisuchinwong |
| คำค้น | : | Cellular Automata , Symmetric Cipher , วงจรรวมขนาดใหญ่ , ศูนย์เทคโนโลยีอิเล็กทรอนิกส์และคอมพิวเตอร์แห่งชาติ , เซลลูล่าร์ออร์โตเมต้า |
| หน่วยงาน | : | สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ |
| ผู้ร่วมงาน | : | - |
| ปีพิมพ์ | : | 2540 |
| อ้างอิง | : | http://www.nstda.or.th/thairesearch/node/20005 |
| ที่มา | : | - |
| ความเชี่ยวชาญ | : | - |
| ความสัมพันธ์ | : | - |
| ขอบเขตของเนื้อหา | : | - |
| บทคัดย่อ/คำอธิบาย | : | โครงการนี้เสนอการสร้างวงจรรวมขนาดใหญ่มากสำหรับวงจรป้องกันการดักฟัง (Cipher) แบบสมมาตร โดยใช้เซลลูล่า ออโตเมต้าแบบ non-autonomous วงจรป้องกันการดักฟังจะให้ความเร็วถึง 320 เมกกะบิทต่อวินาที ด้วยสัญญาณนาฬิกาขนาด 20 เมกะเฮิรซ์ ข้อมูลสามารถไหลทางเดียวได้โดยการใช้ Inmolutons เซลลูล่า ออโตเมต้าแบบ Autonomous จะเปลี่ยนรหัสกุญแจขนาด 96 บิท ไปตลอดเวลาในขนาดที่ข้อมูลผ่านเข้ามา คุณสมบัติที่สำคัญของเซลลูล่า ออกโตเมต้า ได้แก่ ความเรียบง่าย ความเป็นมอดุลาร์ ความเป็นเชิงขนาน และการติดต่อสื่อสารภายในที่ใช้ระยะทางเพียงสั้น ๆ ล้วนเหมาะสมอย่างยิ่งสำหรับการสร้างวงจรไฟ้ฟ้ารวมขนาดใหญ่มาก การออกแบบวงจรเป็นแบบ "บนลงสู่ล่าง" ประกอบด้วย 3 ขั้นตอนคือ behaviour (C language and logic simulation, structural (spice) and physical (layuot) levels VLSI Implementation of a symmetric cipher using autonomous and non-autonomous cellular automata will be presented. Using 1-bit words through non-autonomous cellular automata (CA) , the cipher can provide data rates of 320 Mbps at a clock rate of 20 MHz. By employing invlutions, unidirectional data flow in maintained through the cipher. A 96-bit autonomous CA is used to store the secret key and this evolves as data are introduced into the cipher . Such CA techniques are conducive to VLSI implementation due to simplicity, modularity, parallelism and local communications. Top-down design will be undertaken through three hierarchical levels, i.e. behaviour (C language and logic simulation), structrual (spice) and physical levels (layout). The latter will be realised through full-custom design so as to minimise the required silicon area and to reveal complexity measures for the approach. |
| บรรณานุกรม | : |
บรรลือ ศรีสุชินวงศ์ , Banlue Srisuchinwong . (2540). โครงการการสร้างวงจรรวมขนาดใหญ่สำหรับ Cipher แบบสมมาตรโดยใช้เซลลูล่าร์ออร์โตเมต้า (ระยะที่ 1).
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ. บรรลือ ศรีสุชินวงศ์ , Banlue Srisuchinwong . 2540. "โครงการการสร้างวงจรรวมขนาดใหญ่สำหรับ Cipher แบบสมมาตรโดยใช้เซลลูล่าร์ออร์โตเมต้า (ระยะที่ 1)".
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ. บรรลือ ศรีสุชินวงศ์ , Banlue Srisuchinwong . "โครงการการสร้างวงจรรวมขนาดใหญ่สำหรับ Cipher แบบสมมาตรโดยใช้เซลลูล่าร์ออร์โตเมต้า (ระยะที่ 1)."
ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ, 2540. Print. บรรลือ ศรีสุชินวงศ์ , Banlue Srisuchinwong . โครงการการสร้างวงจรรวมขนาดใหญ่สำหรับ Cipher แบบสมมาตรโดยใช้เซลลูล่าร์ออร์โตเมต้า (ระยะที่ 1). ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ; 2540.
|
