| ชื่อเรื่อง | : | ฮาร์ดแวร์เชิงวิวัฒน์เลียนแบบสำหรับวงจรเชิงลำดับ |
| นักวิจัย | : | ชัชวิทย์ อาภรณ์เทวัญ |
| คำค้น | : | - |
| หน่วยงาน | : | ฐานข้อมูลวิทยานิพนธ์ไทย |
| ผู้ร่วมงาน | : | - |
| ปีพิมพ์ | : | 2542 |
| อ้างอิง | : | http://www.thaithesis.org/detail.php?id=1082542001042 |
| ที่มา | : | - |
| ความเชี่ยวชาญ | : | - |
| ความสัมพันธ์ | : | - |
| ขอบเขตของเนื้อหา | : | - |
| บทคัดย่อ/คำอธิบาย | : | วิทยานิพนธ์ฉบับนี้เสนอฮาร์ดแวร์เชิงวิวัฒน์แบบเชื่อมตรง ซึ่งตั้งชื่อว่า ~iฮาร์ดแวร์เชิงวิวัฒน์เลียนแบบ~i การทำงานของวงจรนี้คือ การเลียนแบบการทำงานของวงจรเชิงลำดับโดยการสังเกตลำดับของอินพุต/เอาต์พุต ผู้วิจัยใช้ขั้นตอนวิธีพันธุการเพื่อค้นหาวงจรที่ทำงานได้ถูกต้องตามลำดับของอินพุต/เอาต์พุตของวงจรเป้าหมาย ฮาร์ดแวร์เชิงวิวัฒน์เลียนแบบมีส่วนประกอบ 2 ส่วน คือไมโครโพรเซสเซอร์และตัวคำนวณค่าความดี ไมโครโพรเซสเซอร์ถูกออกแบบสำหรับการกระทำการของขั้นตอนวิธีพันธุการ ตัวคำนวณค่าความดีทำหน้าที่เป็นตัวประมวลผลร่วม เร่งการคำนวณค่าความดีซึ่งเป็นคอขวดของขั้นตอนวิธีพันธุการ ผู้วิจัยออกแบบไมโครโพรเซสเซอร์และตัวคำนวณค่าความดีโดยใช้ภาษาเวอริลอก สังเคราะห์ไมโครโพรเซสเซอร์และตัวคำนวณค่าความดีบน Xilinx XC4010 FPGAsผลการทดลองแสดงให้เห็นว่า ถ้าใช้ FPGA ที่ดีที่สุดในปัจจุบัน ไมโครโพรเซสเซอร์ประกอบกับตัวคำนวณค่าความดี 8 ตัวซึ่งทำงานแบบขนาน สามารถทำงานได้เร็วกว่าซอฟต์แวร์บนเครื่องคอมพิวเตอร์ส่วนบุคคล(ใช้ตัวประมวล PentiumPro และระบบปฏิบัติการลินุกซ์) ถึง 36 เท่า |
| บรรณานุกรม | : |
ชัชวิทย์ อาภรณ์เทวัญ . (2542). ฮาร์ดแวร์เชิงวิวัฒน์เลียนแบบสำหรับวงจรเชิงลำดับ.
กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย. ชัชวิทย์ อาภรณ์เทวัญ . 2542. "ฮาร์ดแวร์เชิงวิวัฒน์เลียนแบบสำหรับวงจรเชิงลำดับ".
กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย. ชัชวิทย์ อาภรณ์เทวัญ . "ฮาร์ดแวร์เชิงวิวัฒน์เลียนแบบสำหรับวงจรเชิงลำดับ."
กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย, 2542. Print. ชัชวิทย์ อาภรณ์เทวัญ . ฮาร์ดแวร์เชิงวิวัฒน์เลียนแบบสำหรับวงจรเชิงลำดับ. กรุงเทพมหานคร : ฐานข้อมูลวิทยานิพนธ์ไทย; 2542.
|
