ridm@nrct.go.th   ระบบคลังข้อมูลงานวิจัยไทย   รายการโปรดที่คุณเลือกไว้

การให้จังหวะสัญญาณนาฬิกาสำหรับการออกแบบที่ใช้ FPGA ที่ใช้กำลังงานต่ำ

หน่วยงาน สำนักงานกองทุนสนับสนุนการวิจัย

รายละเอียด

ชื่อเรื่อง : การให้จังหวะสัญญาณนาฬิกาสำหรับการออกแบบที่ใช้ FPGA ที่ใช้กำลังงานต่ำ
นักวิจัย : ดารณี หอมดี
คำค้น : Clock Gating , FPGA design , Low power
หน่วยงาน : สำนักงานกองทุนสนับสนุนการวิจัย
ผู้ร่วมงาน : -
ปีพิมพ์ : 2554
อ้างอิง : http://elibrary.trf.or.th/project_content.asp?PJID=MRG4680195 , http://research.trf.or.th/node/4741
ที่มา : -
ความเชี่ยวชาญ : -
ความสัมพันธ์ : -
ขอบเขตของเนื้อหา : -
บทคัดย่อ/คำอธิบาย :

ในระบบดิจิตอลแบบชิงโครนัส (Synchronous System) โครงข่ายสัญญาณนาฬิกา (Clock Network) ถือว่าเป็นโครงข่ายสัญญาณที่มีขนาดใหญ่และมีความถี่ในการเปลี่ยนแปลงของระดับสัญญาณมากที่สุด ซึ่งการเปลี่ยนแปลงระดับสัญญาณนี้จะไปขับดันตัวเก็บประจุ (Capacitor) ขนาดใหญ่ของระบบโดยรวม จึงกล่าวได้ว่าโครงข่ายสัญญาณนาฬิกาเป็นแหล่งที่มีการใช้พลังงานแบบพลวัต (Dynamic Power) แหล่งใหญ่ที่สุดในระบบ ดังนั้นจุดนี้จึงเป็นอีกจุดหนึ่งที่มีผู้ให้ความสนใจหาวิธีลดอัตราการใช้พลังงานในส่วนนี้เป็นจำนวนมาก เทคนิคประตูสัญญาณนาฬิการก็เป็นวิธีหนึ่งที่มีผู้นิยมใช้ในการลดอัตราการใช้พลังงาน โดยมีหลักการว่าในระบบดิจิตอลแบบซิงโครนัสมีการใช้สัญญาณนาฬิกาเป็นตัวกำหนดจัดหวะการทำงานให้กับทุกส่วนการทำงานภายในวงจร และมีบางช่วงเวลาที่บางส่วนไม่จำเป็นต้องทำงาน การตัดสัญญาณนาฬิกาที่เข้าไปกำหนดจังหวะการทำงานในส่วนนี้จึงเป็นการลดอัตราการใช้พลังงานแบบพลวัตของระบบในบางช่วงเวลาได้โดยไม่มีผลกระทบต่อประสิทธิภาพการทำงาน งานวิจัยนี้เป็นการรวบรวมรูปแบบการใช้งานเทคนิคประตูสัญญาณนาฬิกาในรูปแบบต่าง ๆ จากงานวิจัยที่ผ่านมาและนำมาทดลองประยุกต์ใช้กับระบบดิจิตอลที่มีอยู่แล้วเพื่อลดอัตราการใช้พลังงานลงรวมทั้งศึกษาผลการทำงานที่เกิดขึ้นในแต่ละรูปแบบเพื่อสรุปหาข้อดีข้อด้อยและลักษณะที่ควรนำเทคนิคประตูสัญญาณนาฬิกาแต่ละรูปแบบไปประยุกต์ใช้ โดยใช้โปรแกรม ISE 6.3i และ ModelSim SE 6.1 จำลองการใช้พลังงานและการทำงาน ผลการวิจัยพบว่าระบบดิจิตอลที่นำเทคนิคประตูสัญญาณนาฬิกาไปประยุกต์ใช้สามารถลดอัตราการใช้พลังงานได้จริงโดยไม่มีผลกระทบต่อประสิทธิภาพการทำงานหากใช้รูปแบบวงจรประตูสัญญาณนาฬิกาที่เหมาะสม

บรรณานุกรม :
ดารณี หอมดี . (2554). การให้จังหวะสัญญาณนาฬิกาสำหรับการออกแบบที่ใช้ FPGA ที่ใช้กำลังงานต่ำ.
    กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย.
ดารณี หอมดี . 2554. "การให้จังหวะสัญญาณนาฬิกาสำหรับการออกแบบที่ใช้ FPGA ที่ใช้กำลังงานต่ำ".
    กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย.
ดารณี หอมดี . "การให้จังหวะสัญญาณนาฬิกาสำหรับการออกแบบที่ใช้ FPGA ที่ใช้กำลังงานต่ำ."
    กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย, 2554. Print.
ดารณี หอมดี . การให้จังหวะสัญญาณนาฬิกาสำหรับการออกแบบที่ใช้ FPGA ที่ใช้กำลังงานต่ำ. กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย; 2554.