| ชื่อเรื่อง | : | การวิจัยวงจรรวมและเทคนิคการออกแบบวงจรสำหรับการประมวลผลสัญญาณ |
| นักวิจัย | : | วัลลภ สุระกำพลธร |
| คำค้น | : | การประมวลผลสัญญาณ , วงจรรวม , เทคนิคการออกแบบวงจร |
| หน่วยงาน | : | สำนักงานกองทุนสนับสนุนการวิจัย |
| ผู้ร่วมงาน | : | - |
| ปีพิมพ์ | : | 2547 |
| อ้างอิง | : | http://elibrary.trf.or.th/project_content.asp?PJID=RTA4380004 , http://research.trf.or.th/node/4592 |
| ที่มา | : | - |
| ความเชี่ยวชาญ | : | - |
| ความสัมพันธ์ | : | - |
| ขอบเขตของเนื้อหา | : | - |
| บทคัดย่อ/คำอธิบาย | : | โครงการวิจัย "การวิจัยวงจรรวมและเทคนิคการออกแบบวงจรสำหรับประมวลผลสัญญาณ" เป็นการดำเนินการวิจัยเพื่อค้นคว้า คิดค้นและเสนอแนวคิดใหม่ในการออกแบบวงจรอนาลอก(Analog)และดิจิตัล(Digital) สำหรับระบบประมวลผลสัญญาณ โดยเน้นการสร้างวงจรรวมหรือวงจรไอซี (Integrated Circuit) เป็นการดำเนินการวิจัยที่พยายามผลักดันให้ผลงานมีคุณภาพสูง โดยเฉพาะสามารถตีพิมพ์เผยแพร่ในวารสารระดับนานาชาติที่มีมาตรฐานสูงได้ นอกจากนี้ยังเป็นการสร้างกลุ่มวิจัยทางด้านการออกแบบวงจรรวม และส่งเสริมให้เกิดความเชื่อมโยงของงานวิจัยที่สามารถนำไปใช้ในอุตสาหกรรมไมโครอิเล็กทรอนิกส์ได้ การวิจัยจะจำกัดในเฉพาะวงจรรวมที่สร้างเป็น ไบโพลาร์เทคโนโลยี(bipolar technology) มอสเทคโนโลยี (MOS technology) และแกเลียมอาเซไนด์เทคโนโลยี(GaAs or gallium arsenide technology) สำหรับวงจรประมวลผลสัญญาณอนาลอก งานวิจัยเน้นการค้นคว้าและออกแบบวงจรรวมพื้นฐาน(circuit building blocks) ในเทคโนโลยีแบบต่างๆ เป็นหลักและการนำเอาวงจรพื้นฐานเหล่านี้มาประยุกต์ใช้งานในการออก แบบวงจรประมวลผลสัญญาณ โดยหัวข้อวิจัยที่ได้ดำเนินการวิจัยและสามารถตีพิมพ์เผยแพร่ในวารสารวิจัยและการประชุมวิชาการระดับนานาชาติ เช่น การออกแบบวงจร Four Terminal Floating Nullor(FTFN) การออกแบบวงจรแปลงศักย์ไฟฟ้าอาร์เอ็มเอสเป็นศักย์ดีซีที่เหมาะกับการสร้างด้วยซีมอสเทคโนโลยี การออกแบบ วงจรคูณ/หาร สัญญาณเชิงอนาลอก วงจรกำเนิดสัญญาณและวงจรเรียงกระแสโดยใช้เทคโนโลยีแบบซีมอสและไบโพลาร์ การสังเคราะห์วงจรกรองโหมดกระแสหลายฟังก์ชัน โดยใช้อุปกรณ์แอกทีฟแบบต่างๆ เช่น Current Differencing Buffered Amplifer: CDBA, Operational Transconductance Amplifier: OTA , FTFN และSecond Generation Current Conveyor: CCII การออกแบบวงจรทวีความถี่และวงจรเรียงกระแสในโหมกระแสด้วย OTA หรือ CCII ส่วนวงจรประมวลผลสัญญาณดิจิตอล มีการพัฒนาออกแบบวงจรดิจิตอลซึ่งพัฒนาขึ้นโดยใช้อุปกรณ์ Field Programmable Gate Array(FPGA) โดยเน้นวงจรกรองแบบโครงสร้างเลขาคณิตแจกแจง (distributed arithmetic) และในขณะเดียวกันสามารถลดทอนสัญญาณรบกวนจาการคำนวณ (round-off noise)ด้วย ผลงานวิจัยของโครงการนี้ ได้สรุปเป็นบทความวิจัยพิมพ์ในวารสารวิชาการระดับนานาชาติแล้วจำนวน 2 เรื่อง เสนอใน วารสารระดับชาติ จำนวน 2 เรื่อง การประชุมวิชาการระดับนานาชาติจำนวน 33 เรื่อง และอยู่ในระหว่างการพิจารณาของวารสารระดับนานาชาติอีก 4 บทความ รวมทั้งได้มีการนำเอาวงจรที่ออกแบบขึ้นมาสร้างเป็นวงจรรวมต้นแบบโดยเป็นการร่วมมือกับ NECTEC และบริษัทซิลิกอนคราฟท์ จำกัด รวมทั้งหมด 5 วงจร การสร้างทีมวิจัยประกอบด้วยนักวิจัยที่สำเร็จการศึกษาระดับปริญญาเอก 2 คน และ ระดับปริญญาโท 5 คน เป็นนักศึกษาระดับบัณฑิตศึกษา 1 คน และมีนักวิจัยรุ่นใหม่ที่ร่วมโครงการจากสถาบันเดียวกัน 3 คน และจากต่างสถาบัน 1 คน This project, the Research on Integrated Circuits and Design Techniques for Signal Processing, is research in the areas of analog and digital signal processing with mainly emphasis in integrated circuit(IC) design. The objectives are to produce high quality research papers in international journals, to produce human in IC design, to promote research work that can be relaed with the Microelectronics industry and to upgrade the human resource for the Microelectronics industry. The circuit designs that can be fabricated in three technologies, i.e. bi-polar technology, MOS technilogy and GaAs technilogy, are investigated. For analog integrated circuits, we focus on the research and design of analog circuit building blocks, sine they are the basic units for signal processing systems. The research works that can be published in the international journal and international conferences are as follows; the design of Four Terminal Floating Nullor(FTFN), the realization of RMS through DC converter suitable for CMOS technology, wide-band analog multiplier and divider, oscillator and rectifier circuits based on CMOS and bipolar technologies, the realization of multifunctional current mode filter by using active circuits such as CDBA (Current Differencing Buffered Amplifier), OTA(Operational Transconductance Amplifier), FTFNs and CCII(Second Generation Current Conveyor), and the desigh of frequency doubler and rectifer circuits by using active circuit such as OTA and CCII. For digital signal processing, we focus on the implementation of distributed arithmetic structure digital filter using Field Programmable Date Array(FPGA), where a method for the reduction of round-off noise is also included. The outputs from this research project are as follows. we can publish 2 articles in international journal and 2 national journals. Thirty three (33) technical papers have been presented in international conferences. four (4) research articles are submitted for possible publication. Furthermore, five (5) analog building block IC prototypes have been under fabrication, with the cooperation from NECTEC and Silicon Craft Co., Ltd. For the research staff, two(2) doctoral degree and 5 master degree students are graduated under the support of this project. Moreover, we can produce 3 new researchers in the same institute and 1 new researcher from the other institute. |
| บรรณานุกรม | : |
วัลลภ สุระกำพลธร . (2547). การวิจัยวงจรรวมและเทคนิคการออกแบบวงจรสำหรับการประมวลผลสัญญาณ.
กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย. วัลลภ สุระกำพลธร . 2547. "การวิจัยวงจรรวมและเทคนิคการออกแบบวงจรสำหรับการประมวลผลสัญญาณ".
กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย. วัลลภ สุระกำพลธร . "การวิจัยวงจรรวมและเทคนิคการออกแบบวงจรสำหรับการประมวลผลสัญญาณ."
กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย, 2547. Print. วัลลภ สุระกำพลธร . การวิจัยวงจรรวมและเทคนิคการออกแบบวงจรสำหรับการประมวลผลสัญญาณ. กรุงเทพมหานคร : สำนักงานกองทุนสนับสนุนการวิจัย; 2547.
|
